- 基于DSP和XC2S50嵌入式结构的便携数字存储示波表设计 (0篇回复)
- FPGA技术发展探究 (0篇回复)
- Altera高密度FPGA Stratix系列的内嵌RAM块 (0篇回复)
- IP软核及硬核的优劣势比较 (0篇回复)
- 用增强并口EPP协议扩展计算机的ISA接口 (0篇回复)
- Xilinx FPGA全局时钟和第二全局时钟资源的使用方法 (0篇回复)
- 关于BRAM的COE文件问题 (0篇回复)
- VHDL:中文版Verilog HDL简明教程:第1章 简介 (0篇回复)
- VHDL:中文版Verilog HDL简明教程:第2章 HDL指南 (0篇回复)
- VHDL:中文版Verilog HDL简明教程:第3章 Verilog语言要素 (0篇回复)
- VHDL:中文版Verilog HDL简明教程:第3章 Verilog语言要素(续) (0篇回复)
- 采用PCM编码原理及FPGA编程技术 (0篇回复)
- PLD/FPGA 结构与原理初步(一) (0篇回复)
- 在xilinx-FPGA中实现包含有Synopsys DesignWare IP的RTL代码 (0篇回复)
- 使用泰克混合信号示波器(MSO)和逻辑分析仪解决方案简化FPGA调试 (0篇回复)
- 基于双NiosⅡ的红外图像实时Otsu局部 (0篇回复)
- NIOS II常用函数整理 (0篇回复)
- ASIC设计规范 (0篇回复)
- 加速FPGA系统实时调试技术 (0篇回复)
- 基于DSP Builder的 软件无线电调制器的设计与实现 (0篇回复)
- 为Blackfin ADSP-BF537评估板创建实时激励/响应系统 (0篇回复)
- 全面剖析SOPC (0篇回复)
- 清华采用FPGA开发数字电视广播标准 (0篇回复)
- mcu,DSP,PLD/EDA的介绍/比较/分析 (0篇回复)
- Mentor Graphics推出Precision RTL Plus改善FPGA器件设计方法 (0篇回复)
- 用VHDL设计的任意频率分频器 (0篇回复)
- VHDL设计中电路简化问题的探讨 (0篇回复)
- 先进FPGA有助于信息包处理 (0篇回复)
- 用FPGA实现WCDMA下行扰码 (0篇回复)
- 扩展TINI的IO性能 (0篇回复)