- AES加解密算法IP核的设计与实现 (0篇回复)
- 1553B多功能RT IP核的设计与实现 (0篇回复)
- 基于FPGA的通信系统同步提取的实现 (0篇回复)
- 基于Altera MegaCore实现FFT的方法 (0篇回复)
- Xilinx 20nm产品系列发展战略解析 (0篇回复)
- 基于FPGA光电容积脉搏波参数检测的IP核设计 (0篇回复)
- 基于NIOS II的video over ip设计 (0篇回复)
- 基于IP核的数字电路综合实验 (0篇回复)
- 基于IP核技术的SoC设计 (0篇回复)
- 浮点矩阵相乘IP核并行改进的设计与实现 (0篇回复)
- Synopsys HAPS-70系列基于FPGA的原型验证系统的亮点 (0篇回复)
- 基于MicroBlaze的16点fft的设计实现 (0篇回复)
- 基于DDS IP核及Nios II的可重构信号源设计 (0篇回复)
- 基于时钟频率调整的时间同步的FPGA实现及应用 (0篇回复)
- 实时图像小波无损压缩系统的FPGA实现 (0篇回复)
- 基于CPLD的机载雷达控保系统 (0篇回复)
- 基于FPGA的多通道频率检测 (0篇回复)
- 本土EDA巨头华大九天多种解决方案 满足客户定制化需求 (0篇回复)
- 基于FPGA的多功能数字钟设计 (0篇回复)
- 基于FPGA的电力谐波检测设计 (0篇回复)
- 基于TSK3000A视频采集系统IP核设计 (0篇回复)
- 基于CPLD和LVPECL门电路的脉宽可调窄脉冲信号发生器设计 (0篇回复)
- 基于SCF及CPLD的程控滤波电路设计 (0篇回复)
- 基于FPGA的实时视频信号处理平台的设计与实现 (0篇回复)
- 增量式编译QIC大幅缩短FPGA编译时间 (0篇回复)
- 通信接口免费IP核的应用 (0篇回复)
- 用于混合信号VLSI的可扩展JTAG控制器IP核设计 (0篇回复)
- 基于SOPC 的触控屏控制器IP核设计 (0篇回复)
- 基于FPGA的彩屏控制器设计 (0篇回复)
- 基于FPGA和虚拟仪器的DDS信号发生器的设计与实现 (0篇回复)