在芯片的信号输出端,时钟输出脚(ODCK)上最高能输出86 MHz的方波信号,像素数据输出引脚经常工作在高于25 MHz的工作频率上。如果像素数据到显示控制电路的引线较长,就要考虑输出信号的阻抗匹配问题。由于信号的反射、过冲、下冲加上周围环境的影响,若不进行匹配,就很容易使显示数据接收端的控制电路出现逻辑混乱。所以在实际应用中,要尽量在靠近TFP401A每一个信号输出端的地方串入匹配电阻,以抑制信号的二次反射。阻值一般可在33~100Ω之间选取,笔者设计时选用了33Ω的匹配电阻,对应的信号连线宽度为20 mil.