DIY编程器网
标题:
设计一个并联谐振陷波器
[打印本页]
作者:
liyf
时间:
2012-1-16 16:55
标题:
设计一个并联谐振陷波器
要求 设计一个并联调谐电路,其3dB带宽是500 Hz,中心频率为7500Hz。信号源阻抗为零,负载阻抗是1kΩ。求在2500 Hz处相对衰减至少为30dB所需要的最小电感Q值。
图1衰减和QL/Qbr的关系???
当信号源和负载不等时,截止频率为:
图2(b)所示的带阻滤波器可用线圈上串联电容形成谐振的方法得到,这里,
中心频率是fo,3dB带宽等于fc。电感的串联损耗用电阻woL/QL表示。在谐振时,带阻网络的等效电路如图2(c)所示,而衰减由式(6.26)或图6.1O计算。
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
欢迎光临 DIY编程器网 (http://www.diybcq.com/)
Powered by Discuz! X3.2