DIY编程器网

 找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

查看: 154|回复: 0
打印 上一主题 下一主题

在FPGA设计中使用Precision RTL 综合实例

[复制链接]
跳转到指定楼层
楼主
发表于 2011-4-25 15:00:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
数字滤波器通常分成有限脉冲响应(finite impulse response,也就是FIR)和
无限脉冲响应(infinite impulse response,也就是IIR)两大类。FIR 滤波器相对
于IIR滤波器而言,优点是相位线性和性能稳定,应用范围广,缺点是需要长的
冲击响应(即高阶数)才能得到理想的结果,实现难度较大。因此在FPGA 上实
现高性能FIR 滤波器是很具有挑战性的。下面我们用几种不同的方法来完成FIR
滤波器设计,并进行比较。
FIR 滤波器的系数为{11,-69, -51, 61, 85, -72, -198, -37, 234,
72,-631,-922,594,4185,8139,9871,8139,4185,594,-922,-631,72,
234,-37,-198,-72,85,61,-51,-69,11}。两路输入,输入信号位宽为7,
输出信号位宽为23。
设计输入为VHDL 语言,输入输出信号声明如下:
entity receive_low_pass_filter is
port (chip_input_i : in signed(6 downto 0);
chip_input_q : in signed(6 downto 0);
clk : in std_logic;
reset : in std_logic;
data_i_channel_output : out signed(22 downto 0);
data_q_channel_output : out signed(22 downto 0) );
end receive_low_pass_filter;
第一种方法:使用Altera 公司的QuartusII3.0 单独完成整个设计过程,
在Quartus 中新建一个项目(project),然后将VHDL 文件添加进去,我们选
择APEX 系列20K1000EBC652 芯片,执行Start Compilation,得到时序分析报
告,发现最大频率为72.19MHz。
第二种方法:使用Precision RTL 综合在不使用任何约束条件下对VHDL 文件
进行综合,如图2 所示。



图 2 Precision RTL 综合界面
用综合得到的网表文件(EDIF 文件)代替Quartus 项目中的VHDL 文件,执
行Start Compilation,得到时序分析报告,发现最大频率为95.2MHz。



B 时序仿真
图4 仿真结果
以上实例充分验证了Precision RTL 综合在FPGA 设计中的重要作用,它对我们设计水平的提高有很大帮助。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 分享分享 支持支持 反对反对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|文字版|手机版|DIY编程器网 ( 桂ICP备14005565号-1 )

GMT+8, 2024-6-8 21:10 , 耗时 0.086889 秒, 19 个查询请求 , Gzip 开启.

各位嘉宾言论仅代表个人观点,非属DIY编程器网立场。

桂公网安备 45031202000115号

DIY编程器群(超员):41210778 DIY编程器

DIY编程器群1(满员):3044634 DIY编程器1

diy编程器群2:551025008 diy编程器群2

QQ:28000622;Email:libyoufer@sina.com

本站由桂林市临桂区技兴电子商务经营部独家赞助。旨在技术交流,请自觉遵守国家法律法规,一旦发现将做封号删号处理。

快速回复 返回顶部 返回列表