DIY编程器网

 找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

查看: 214|回复: 0
打印 上一主题 下一主题

数字信号处理FPGA的功耗

[复制链接]
跳转到指定楼层
楼主
发表于 2012-1-27 14:09:51 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

                      FPGA的功耗可以说是一个关键的设计约束条件,特别是对于移动应用。因此在本例中推荐使用3.3V或更低电压级别的元器件。为了估算Altera元器件EPF10K70RC240 - 4的功耗,必须考虑3个方面的囚素,也就是:
  (1)维持功耗:Istandby≈0.5mA
  (2)I/O功耗II/O
  (3)有效功耗Iactive
  前两项是与设计无关的,而且CMOS技术中产生的维持功耗非常少。有效电流主要与时钟频率和使用的LE数目有关。Altera提供了如下估算实际功耗的经验公式:
  


  其中fmax是按MHz计算的最大工作频率,N是元器件中使用的所有逻辑单元的总数,TLE是逻辑单元在每个时钟周期内触发的平均百分比(典型值是12%)。例如:假定设汁者使用了EPF10K70RC240-4的所有LE,且最大工作频率是25MHz,那么电流值就约为954mA。
  欢迎转载,信息来自维库电子市场网(www.dzsc.com)
            
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 分享分享 支持支持 反对反对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|文字版|手机版|DIY编程器网 ( 桂ICP备14005565号-1 )

GMT+8, 2025-9-22 11:16 , 耗时 0.099482 秒, 19 个查询请求 , Gzip 开启.

各位嘉宾言论仅代表个人观点,非属DIY编程器网立场。

桂公网安备 45031202000115号

DIY编程器群(超员):41210778 DIY编程器

DIY编程器群1(满员):3044634 DIY编程器1

diy编程器群2:551025008 diy编程器群2

QQ:28000622;Email:libyoufer@sina.com

本站由桂林市临桂区技兴电子商务经营部独家赞助。旨在技术交流,请自觉遵守国家法律法规,一旦发现将做封号删号处理。

快速回复 返回顶部 返回列表